# Comunicação USART

DCA0210 - Linguagens Formais e Autômatos

Mário Sérgio Cavalcante<sup>1</sup>

<sup>1</sup>Departamento de Engenharia de Computação e Automação mariocavalcante@dca.ufrn.br

Natal - Rio Grande do Norte



### Sumário

- 1 Introdução
- 2 USART Frame
- 3 Registradores do USART
  - Cálculo da taxa de transmissão
  - UDR0
  - UCSR0A
  - Usart Control and Status Register C
- 4 USART Configurações mais comuns
  - Código Exemplo:
  - Código Exemplo 2:
- 5 Interrupção



Natal - Rio Grande do Norte



Introdução •0000

Paralelo:

Serial:

#### Características:

- Maior Velocidade;
- Maior Custo;
- Mais susceptível a ruídos;
- Curtas distâncias.

#### Características:

- Menor Velocidade;
- Menor Custo:
- Menos susceptível a ruídos;
- Longas distâncias.



Natal - Rio Grande do Norte

#### **USART** - Características

- É um periférico de comunicação serial com inúmeras possibilidades de configurações de trabalho, o que lhe permite ser aplicada em uma infinidade de sistemas eletrônicos. Como por exemplo nas comunicações RS232 e RS485.
- No arduino é usada principalmete para a gravação do AtMega328 através do computador;



# USART - Algumas características

- A grande vantagem da USART é que muitos dispositivos eletrônicos antigos e modernos suportam seu protocolo de comunicação, inclusive em equipamentos industriais.
- Operação Full-Duplex;
- Operação Síncrona e Assíncrona.



# USART - Algumas Características

- Suporta frames seriais com 5,6,7,8 ou 9 bits e 1 ou 2 bits de parada.
- Gerador de paridade par ou ímpar e conferência de paridade por hardware;
- Três fontes separadas de interrupção (transmissão completa, recepção completa e esvaziamento do registrador de dados).
- Pode ser utilizada como interface SPI mestre;
- UART é a versão simplificada síncrona.





#### **USART** - Frame



- IDLE Espera. Sem comunicação na linha. (Rx ou Tx), a linha deve ficar em nível lógico alto.
- ST Bit de inicio (start bit). Sempre baixo (0).
- N Bits de Dados (0 à 8);
- P bit de paridade. Par ou ímpar;
- SP Bit de Parada (stop bit). Sempre alto (1);
- t Tempo do bit;
- [∗] Opcional;



#### **USART - Frame**





#### 2.1: Taxa

$$taxa(bps) = \frac{1}{t}$$

#### Observação 2.1

O transmissor e o receptor devem utilizar a mesma configuração de frames.



#### Frame USART

Introdução

Exemplo: Transmitir 0x6F, 8Bits, sem paridade, um stop bit.





#### Frame USART

Introdução

Exemplo: Transmitir 0x05, 6Bits, paridade impar, dois stop bit.

Registradores do USART





# USART - ATmega328p

- Para utilizar a USART no microcontrolador, essencialmente, é necessário conhecer como:
  - Configurar (velocidade, interrupção, modo de operação, etc.);
  - Ler os dados recebidos;
  - Escrever os dados a serem transmitidos.





#### No Arduino:





Registradores do USART







#### **UBSRRn**

 USART Baud Rate Register

#### UDR0

Usart I/O Data Register

#### ■ UCSR0A

Usart Control and Status Register A

### UCSR0B

 Usart Control and Status Register B

### ■ UCSR0C

 Usart Control and Status Register C

# Registrador UBRR0H:L

Introdução

| UBRR0H | - | - | - | -      | UBRR[11:8] |
|--------|---|---|---|--------|------------|
| UBRR0L |   |   |   | UBRR[7 | 7:0]       |

Bits 11:0- UBRR011:0: USART Baud Rate Register - Este é o registrador de 12 bits que contém o valor da taxa de comunicação. Qualquer transmissão em andamento será corrompida se houver mudança desse valor. Qualquer escrita atualiza imediatamente a taxa de comunicação.



# UBRR0L e UBRR0H - Usart Baud Rate Register

| Modo de Operação                                  | Equação para o cálculo da taxa de transmissão        | Equação para o cálculo<br>do valor de UBRR0 |
|---------------------------------------------------|------------------------------------------------------|---------------------------------------------|
| Modo Normal Assíncrono<br>(U2X0 = 0)              | $TAXA = rac{f_{\mathit{OSC}}}{16*\mathit{UBRR}0+1}$ | $UBRR0 = \frac{f_{OSC}}{16 \cdot TAXA} - 1$ |
| Modo de Velocidade Dupla<br>Assíncrono (U2X0 = 1) | $TAXA = \frac{f_{OSC}}{8*UBRR0+1}$                   | $UBRR0 = \frac{f_{OSC}}{8 \cdot TAXA} - 1$  |
| Modo Mestre Síncrono                              | $TAXA = rac{f_{osc}}{2*UBRR0+1}$                    | $UBRR0 = \frac{f_{osc}}{2 \cdot TAXA} - 1$  |



# UDR0 - USART I/O Data Register

| Bit               | 7   | 6        | 5   | 4   | 3   | 2   | 1   | 0   |  |  |  |  |  |
|-------------------|-----|----------|-----|-----|-----|-----|-----|-----|--|--|--|--|--|
| UDR0<br>(Leitura) |     | RXB[7:0] |     |     |     |     |     |     |  |  |  |  |  |
| UDR0<br>(Escrita) |     | TXB[7:0] |     |     |     |     |     |     |  |  |  |  |  |
| Lê/Escreve        | L/E | L/E      | L/E | L/E | L/E | L/E | L/E | L/E |  |  |  |  |  |
| Valor Inicial     | 0   | 0        | 0   | 0   | 0   | 0   | 0   | 0   |  |  |  |  |  |

- Os registradores de recebimento e envio de dados possuem o mesmo endereço lógico. A distinção fica a cargo do Hardware.
- O UDR0 só deve ser escrito quando o bit UDRE0 do registrador UCSR0A estiver ativo.



| Bit           | 7    | 6    | 5     | 4   | 3    | 2    | 1    | 0     |
|---------------|------|------|-------|-----|------|------|------|-------|
| UCSR0A        | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escreve    | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor Inicial | 0    | 0    | 0     | 0   | 0    | 0    | 0    | 0     |
| Bit           | 7    | 6    | . 5   | 4   | 3    | 2    | . 1  | . 0   |
| UCSR0A        | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escreve    | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor Inicial | 0    | 0    | 1     | 0   | 0    | 0    | 0    | 0     |

- BIT 7:6 RXC0 e TXC0
  - Usart Receive Complete e Usart Transmit Complete. Quando eles estão como 1, indicam quando a recepção e a transmissão, respectivamente, foram completas.



| Bit           | 7    | 6    | 5     | 4   | 3    | 2    | 1    | 0     |
|---------------|------|------|-------|-----|------|------|------|-------|
| UCSR0A        | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escreve    | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor Inicial | 0    | 0    | 0     | 0   | 0    | 0    | 0    | 0     |

#### ■ BIT 5 - **UDRE0**

■ Usart Data Register Empty: Quando esse bit está em 1 indica que o registrador de dados está vazio, ou seja, aconteceu uma transmissão ou uma recepção com sucesso.



| Bit           | 7    | 6    | 5     | 4   | 3    | 2    | 1    | . 0   |
|---------------|------|------|-------|-----|------|------|------|-------|
| UCSR0A        | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escreve    | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor Inicial | 0    | 0    | 0     | 0   | 0    | 0    | 0    | 0     |

#### ■ BIT 4 - FE0

■ Frame Error: É configurado como 1 quando acontece um erro nos frames. Por exemplo, erro na quantidade de stop-bits. Quando os frames do receptor e do transmissor não estão configurados de forma semelhante.



| Bit           | 7    | 6    | 5     | 4   | 3    | 2    | 1    | . 0   |
|---------------|------|------|-------|-----|------|------|------|-------|
| UCSR0A        | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escreve    | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor Inicial | 0    | 0    | 0     | 0   | 0    | 0    | 0    | 0     |

#### ■ BIT 3 - **DOR0**

 Data OverRun: Ocorre quando o registrador de entrada está cheio, não foi lido e um novo bit de início é detectado Este bit deve sempre ser zerado quando se escreve no registrador UCSR0A



| Bit           | 7    | 6    | 5     | 4   | 3    | 2    | 1    | . 0   |
|---------------|------|------|-------|-----|------|------|------|-------|
| UCSR0A        | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escreve    | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor Inicial | 0    | 0    | 0     | 0   | 0    | 0    | 0    | 0     |

- **BIT 2 UPE0** 
  - Usart Parity Error: Indica se existe um erro de paridade no dado recebido



Introdução

UCSR0A

### UCSR0A - Usart Control and Status Register A

| Bit           | 7    | 6    | 5     | 4   | 3    | 2    | 1    | . 0   |
|---------------|------|------|-------|-----|------|------|------|-------|
| UCSR0A        | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escreve    | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor Inicial | 0    | 0    | 0     | 0   | 0    | 0    | 0    | 0     |

- BIT 1 U2X0
  - **Double the Usart Transmission Speed**: Este bit só tem efeito no modo de operação assíncrona - Dobra a velocidade da comunicação.



| Bit           | 7    | 6    | 5     | 4   | 3    | 2    | 1    | . 0   |
|---------------|------|------|-------|-----|------|------|------|-------|
| UCSR0A        | RXC0 | TXC0 | UDRE0 | FE0 | DOR0 | UPE0 | U2X0 | MPCM0 |
| Lê/Escreve    | L    | L/E  | L     | L   | L    | L    | L/E  | L/E   |
| Valor Inicial | 0    | 0    | 0     | 0   | 0    | 0    | 0    | 0     |

#### ■ BIT 0 - MPCM0

 Multi processor Communication Mode: comunicação com vários processadores Quando ativo, todos os frames recebidos serão ignorados se não contiverem uma informação de endereço



| Bit           | 7      | 6      | 5      | 4     | 3     | 2      | 1     | 0     | _      |
|---------------|--------|--------|--------|-------|-------|--------|-------|-------|--------|
|               | RXCIEn | TXCIEn | UDRIEn | RXENn | TXENn | UCSZn2 | RXB8n | TXB8n | UCSRnB |
| Read/Write    | R/W    | R/W    | R/W    | R/W   | R/W   | R/W    | R     | R/W   | •      |
| Initial Value | 0      | 0      | 0      | 0     | 0     | 0      | 0     | 0     |        |

■ BIT 7:6 - RXIEn e TXIEn

USART - Frame

• RX Complete Interrupt Enable e TX Complete Interrupt Enable: Para habilitar as interrupções de recepção e transmissão é necessário setar esses bits como 1. As interrupções só irão acontecer se o bit I do SREG estiver ativo



Introdução

UCSR0A

| Bit           | 7      | 6      | 5      | 4     | 3     | 2      | 1     | 0     |        |
|---------------|--------|--------|--------|-------|-------|--------|-------|-------|--------|
|               | RXCIEn | TXCIEn | UDRIEn | RXENn | TXENn | UCSZn2 | RXB8n | TXB8n | UCSRnB |
| Read/Write    | R/W    | R/W    | R/W    | R/W   | R/W   | R/W    | R     | R/W   | •      |
| Initial Value | 0      | 0      | 0      | 0     | 0     | 0      | 0     | 0     |        |

- BIT 5 UDRIE
  - UDRIE Este bit habilita a interrupção por registrador de dados vazio (bit UDRE 0).
- BIT 4:3 RXENn e TXENn
  - Receiver e Transmiter Enable: Estes bits habilitam a recepção e a transmissão.



#### UCSRnC - USART Control and Status Register n C

| Bit           | 7       | 6       | 5     | 4     | 3     | 2       | 1       | 0      |        |
|---------------|---------|---------|-------|-------|-------|---------|---------|--------|--------|
|               | UMSELn1 | UMSELn0 | UPMn1 | UPMn0 | USBSn | UC SZn1 | UC\$Zn0 | UCPOLn | UCSRnC |
| Read/Write    | R/W     | R/W     | R/W   | R/W   | R/W   | R/W     | R/W     | R/W    |        |
| Initial Value | 0       | 0       | 0     | 0     | 0     | 1       | 1       | 0      |        |

- BIT 7:6 UMSELn1 e UMSELn0
  - UMSEL01 e UMSEL00 : USART Mode Select Estes bits selecionam o modo de operação da USART.

| UMSEL01 | UMSEL00 | Modo de Operação |
|---------|---------|------------------|
| 0       | 0       | Assíncrono       |
| 0       | 1       | Síncrono         |
| 1       | 0       | Reservado        |
| 1       | 1       | SPI Mestre       |



Introdução

USART - Frame

# UCSR0C - Usart Control and Status Register C

#### UCSRnC - USART Control and Status Register n C

| Bit           | 7       | 6       | 5     | 4     | 3     | 2       | 1       | 0      |        |
|---------------|---------|---------|-------|-------|-------|---------|---------|--------|--------|
|               | UMSELn1 | UMSELn0 | UPMn1 | UPMn0 | USBSn | UC SZn1 | UC\$Zn0 | UCPOLn | UCSRnC |
| Read/Write    | RW      | R/W     | R/W   | R/W   | R/W   | R/W     | R/W     | R/W    |        |
| Initial Value | 0       | 0       | 0     | 0     | 0     | 1       | 1       | 0      |        |

- Bits 5:4 UPM01:0
  - Parity Mode: Estes bits habilitam e ajustam o gerador de paridade e de conferência Se habilitado, o transmissor irá gerar e enviar o bit de paridade em cada frame o receptor irá gerar o valor de paridade para comparação Se uma desigualdade for detectada, o bit UPE 0 torna se ativo

| UPM01 | UPM00 | Modo de Operação           |
|-------|-------|----------------------------|
| 0     | 0     | Desabilitado               |
| 0     | 1     | Reservado                  |
| 1     | 0     | Habilitado, Paridade par   |
| 1     | 1     | Habilitado, Paridade impar |



#### UCSRnC - USART Control and Status Register n C

| Bit           | 7       | 6       | 5     | 4     | 3     | 2       | 1       | 0      |        |
|---------------|---------|---------|-------|-------|-------|---------|---------|--------|--------|
|               | UMSELn1 | UMSELn0 | UPMn1 | UPMn0 | USBSn | UC SZn1 | UC\$Zn0 | UCPOLn | UCSRnC |
| Read/Write    | R/W     | R/W     | R/W   | R/W   | R/W   | R/W     | R/W     | R/W    |        |
| Initial Value | 0       | 0       | 0     | 0     | 0     | 1       | 1       | 0      |        |

- Bits 3 **USB0S0** 
  - Stop bit Select: Este bit seleciona o número de bits de parada a serem inseridos pelo transmissor.

| USBS0 | Stop BIT   |  |  |  |  |
|-------|------------|--|--|--|--|
| 0     | 1 Stop Bit |  |  |  |  |
| 1     | 2 Stop Bit |  |  |  |  |



#### UCSRnC - USART Control and Status Register n C

| Bit           | 7       | 6       | 5     | 4     | 3     | 2       | 1       | 0      |        |
|---------------|---------|---------|-------|-------|-------|---------|---------|--------|--------|
|               | UMSELn1 | UMSELn0 | UPMn1 | UPMn0 | USBSn | UC SZn1 | UC\$Zn0 | UCPOLn | UCSRnC |
| Read/Write    | R/W     | R/W     | R/W   | R/W   | R/W   | R/W     | R/W     | R/W    |        |
| Initial Value | 0       | 0       | 0     | 0     | 0     | 1       | 1       | 0      |        |

Bits 2:1 - UCSZ02:0 - Estes bits, combinados com o bit UCSZ02 do registrador UCSR0B, ajustam o número de bits de dados no frame do transmissor e receptor, conforme a tabela ao lado

| UCSZ02 | UCSZ01 | UCSZ00 | Tamanho do<br>Caracter |
|--------|--------|--------|------------------------|
| 0      | 0      | 0      | 5 Bits                 |
| 0      | 0      | 1      | 6 Bits                 |
| 0      | 1      | 0      | 7 Bits                 |
| 0      | 1      | 1      | 8 Bits                 |
| 1      | 0      | 0      | Reservado              |
| 1      | 0      | 1      | Reservado              |
| 1      | 1      | 0      | Reservado              |
| 1      | 1      | 1      | 9 bits                 |



Introdução

#### UCSRnC - USART Control and Status Register n C

| Bit           | 7       | 6       | 5     | 4     | 3     | 2       | 1      | 0      |        |
|---------------|---------|---------|-------|-------|-------|---------|--------|--------|--------|
|               | UMSELn1 | UMSELn0 | UPMn1 | UPMn0 | USBSn | UC SZn1 | UCSZn0 | UCPOLn | UCSRnC |
| Read/Write    | R/W     | R/W     | R/W   | R/W   | R/W   | R/W     | R/W    | R/W    |        |
| Initial Value | 0       | 0       | 0     | 0     | 0     | 1       | 1      | 0      |        |

#### Bits 2:1 - UCPOL 0

 Clock Polarity: Este bit é usado somente no modo síncrono.
 Deve ser zero quando o modo assíncrono é usado Ele ajusta o sinal de clock (XCK) para amostragem e saída de dados

|        | Mudança do Dado         | Amostragem do Dado      |
|--------|-------------------------|-------------------------|
| UCPOL0 | Transmitido             | Recebido                |
|        | (Saída do pino TxD0)    | (Entrada do Pino RxD0)  |
| 0      | Borda de subida de XCK  | Borda de descida de XCK |
| 1      | Borda de descida de XCK | Borda de subida XCK     |



#### USART

Introdução

- Existem muitas possibilidades de configurações e uso da USART Para facilitar o entendimento e uso, os estudos seguintes serão direcionados para as configurações mais comuns.
- Serão utilizadas as seguintes configurações:

Registradores do USART

- Comunicação assíncrona;
- Oito Bits de Dados:
- Sem Bit de paridade;
- Um stop bit;
- Velocidade de 2.400 a 115.200 bps;



Introdução

# Iniciando a configuração

### Observação 4.1

$$UBRR0 = \frac{f_{OSC}}{16 \cdot TAXA} - 1$$

```
#define F CPU 16000000UL
    #define BAUD 9600
    #define MYUBRR F CPU/16/BAUD-1
    #include <avr/io.h>
 5
    //Função para inicialização da USART
   □void UART Init(void){
8
        UBRROH = (uint8 t) (MYUBRR >>8); //Ajusta a taxa de transmissão
9
        UBRROL = (uint8 t) (MYUBRR);
10
        UCSROA = 0; // Desabilita velocidade dupla.
        UCSROB = (1 << RXENO) | (1 << TXENO); //Habilita o transmissor e o receptor
11
12
        UCSROC = (1 << UCSZO1) | (1 << UCSZO0); // Ajusta o formato do frame:
13
        //8 bits de dados e 1 bit de parada
14
```

Introdução

# Iniciando a configuração

#### Observação 4.2

$$UBRR0 = \frac{f_{\rm osc}}{16 \cdot {\sf TAXA}} - 1$$

```
#define F CPU 16000000UL
    #define BAUD 9600
    #define MYUBRR F CPU/16/BAUD-1
    #include <avr/io.h>
 5
    //Função para inicialização da USART
   □void UART Init(void){
8
        UBRROH = (uint8 t) (MYUBRR >>8); //Ajusta a taxa de transmissão
9
        UBRROL = (uint8 t) (MYUBRR);
10
        UCSROA = 0; // Desabilita velocidade dupla.
        UCSROB = (1 << RXENO) | (1 << TXENO); //Habilita o transmissor e o receptor
11
12
        UCSROC = (1 << UCSZO1) | (1 << UCSZO0); // Ajusta o formato do frame:
13
        //8 bits de dados e 1 bit de parada
14
```

### Transmissão - Tx

```
16
    //Verifica se novo dado pode ser enviado pela UART
17
    //Retorna valor 32 se novo dado pode ser enviado ou Zero caso não
   ⊟uint8 t uartTx0k(void){
         return (UCSR0A & (1 << UDRE0));
19
20
21
22
    //Envia um byte pela porta UART

⊡void uart Transmit (uint8 t data){
23
         UDR0 = data://Coloca o dado no registrador de transmissão e o envia
24
25
26
27
    //Envia uma string pela porta UART.
   □void uartString (char *c){
28
29
         for(:*c!=0:c++){
             while(!uartTx0k());
30
31
             uart Transmit(*c);
32
33
```

Introdução

Código - Exemplo:

```
34 ☐ /*Verifica se UART possui novo dado
35
    Retorna valor 128 se existir novo dado recebido. Zero se não
36
   ∃uint8 t uartRxOk(void){
         return (UCSR0A & (1<< RXC0));
38
39
40
    //Ler byte recebido na porta UART
   □uint8_t uartRX(){
41
42
         return UDR0;
43
```



# Recebendo um Byte

```
45 ☐ int main(){
         uint8 t dado rx; //Variável para armazernar dado recebido.
46
47
         UART Init();
         uartString("Envie qualquer caracter\r \n");
48
49
         while(1){
50
             if(uartRxOk()){ // Verifica se existe novo dado
51
                 dado rx = uartRX(); //Armazena dado
52
                 uartString("Você enviou: ");
                 while (!uartTx0k());
53
54
                 uart Transmit(dado rx);//envia o caracter recebido
55
                 uartString("\r\n");
56
57
58
```



Introdução

# Acender um LED - Configurações Iniciais

■ Vamos acender um LED utilizando um caracter específico recebido pela USART.

```
45 ☐ int main(){
46
         uint8 t dado rx; //Variável para armazernar dado recebido.
47
         DDRB = 0x20; // Pinos PB configurados como entrada, exceto PB5
         PORTB = 0x20; //PB5 em alto
48
49
         UART_Init();
50
         uartString("Digite L ou D.\r \n");
```



# Acender um LED

```
51
         while(1){
52
             if(uartRxOk()){ // Verifica se existe novo dado
53
                  dado rx = uartRX(); //Armazena dado
                 switch(dado_rx){//Testa o valor Lido
54
                      case 'L':
55
56
                      case 'l':
57
                      uartString("Ligar LED. \r\n");
                      PORTB |= 1 << PB5; //Liga LED
58
59
                      break;
60
                      case 'D':
61
                      case 'd':
62
                      uartString("Desliga LED.\r\n");
63
                      PORTB &= ~(1 << PB5); //Desliga LED
64
                      break;
65
```



# Interrupção

Introdução

Para habilitar e desabilitar as interrupções, vamos modificar o valor do bit RXCIE0 e TXCIE0 no registrador UCSR0B.



Interrupção

OO

Introdução

```
43 □/*Habilita ou desabilita a interrupção de recepção da USART
44
    x = 0, desabilita, qualquer outro valor, habilita a interrupção.
45
    */
46 ⊡void uartIntRx(uint8 t hab){
47
         if( hab){
             UCSROB |= (1 << RXCIEO); //Habilita a interrupção de recep.
48
49
         }else{
50
             UCSROB &=~(1 << RXCIEO); //Desabilita a interrupção de recep.
51
52
    }
   □/*Habilita ou desabilita a interrupção de transmissão da USART
53
54
    x = 0, desabilita, qualquer outro valor, habilita a interrupção.
55
     */
   □void uartIntTx(uint8 t hab){
57
         if( hab){
58
             UCSROB = (1 << TXCIEO); //Habilita a interrupção de trans.
59
             }else{
60
             UCSROB &=~(1 << TXCIE0); //Desabilita a interrupção de trans.</pre>
61
```

Registradores do USART

# Interrupção

Introdução

```
□ ISR(USART_RX_vect){
65
         uint8 t dado rx; //Variável para armazenar dado recebido;
66
         dado rx = uartRX(); //Armazena o dado;
67
         uartString("Você digitou: ");
68
         while(!uartTx0k());//Aguarda o último dado ser enviado;
         uartTx0k(dado rx); //Envia o caracter recebido
69
70
         uartString("\r\n"): //Nova linha
71
72
   ∃int main(){
73
         UART Init(); //Inicialização do USART
74
         uartString("Digite L ou D.\r \n"); //
75
         uartIntRx(1);//Habilita a interrupção de recep.
76
         sei(); //Habilita a interrupção geral.
77
         while(1);
78
79
```